广告
广告
凌力尔特:具集成型 VCO 的超低噪声及杂散 370MHz 至 5.79GHz
您的位置 资讯中心 > 新品速递 > 正文

凌力尔特:具集成型 VCO 的超低噪声及杂散 370MHz 至 5.79GHz

2011-09-29 09:42:43 来源:半导体器件应用网 点击:1289

摘要:  凌力尔特公司 (Linear Technology Corporation) 推出一个具集成型 VCO 的高性能整数 N 频率合成器系列中的首款器件 LTC6946,该器件可提供 -226dBc/Hz 归一化闭环带内相位噪声、绝佳的 -274dBc/Hz 归一化带内 1/f 噪声和同类最佳的 -103dBc 杂散输出。

关键字:  凌力尔特,  合成器,  分频器

加利福尼亚州米尔皮塔斯 (MILPITAS, CA) – 2011 年 9 月 28 日 –凌力尔特公司 (Linear Technology Corporation) 推出一个具集成型 VCO 的高性能整数 N 频率合成器系列中的首款器件 LTC6946,该器件可提供 -226dBc/Hz 归一化闭环带内相位噪声、绝佳的 -274dBc/Hz 归一化带内 1/f 噪声和同类最佳的 -103dBc 杂散输出。在典型的 900MHz 应用中,这些性能特征有助在 1kHz 偏移频率下实现一个 -100dBc/Hz 的闭环相位噪声。该器件可提供三种频率选项:LTC6946-1 的调谐范围从 2.240GHz 至 3.740GHz;LTC6946-2 的覆盖范围为 3.080GHz 至 4.910GHz;而 LTC6946-3 则覆盖 3.840GHz至 5.790GHz 的频率范围。此外,每款器件还具有一个内置输出分频器 (可编程分级从 1~6),用于将频率覆盖范围扩展到低至 373MHz。

该器件系列集成了一个低噪声 5.7GHz 锁相环 (PLL),包括一个基准分频器、具锁相指示器的相位-频率检测器 (PFD)、超低噪声充电泵和整数反馈分频器以实现非常低噪声的 PLL 操作。PLL 电路紧密耦合至一个低噪声 VCO 和内部自校准电路以确保最优的 VCO 谐振器调谐,从而获得最佳的相位噪声性能。VCO 无需外部组件。片内 SPI 兼容型双向串行端口可提供频率调谐和控制,以及寄存器和环路状态信息的回读。

这个频率合成器系列的低相位噪声和低杂散能力可提高支持 LTE、W-CDMA、UMTS、CDMA、GSM 和 WiMAX 标准的多频带基站的性能。其高频能力还能支持点对点宽带无线接入、军用、航空电子、以及高性能测试和测量应用。

凌力尔特还提供了基于 PC 的综合设计工具软件 PLLWizard,以便于交互式控制及与 LTC6946 评估板的连接。设计人员可运用 PLLWizard 软件执行仿真与优化,然后在实际的演示电路上对其设计进行交互式的验证。

LTC6946 所有版本都规格在 -40°C 至 105°C 的整个外壳温度范围。这些产品采用 4mm x 5mm、28 引线塑料 QFN 封装。

具集成型 VCO 的超低相位噪声及杂散 5.7GHz 频率合成器

性能概要:LTC6946

· 卓越的带内相位噪声:-226dBc/Hz (闭环、归一化)

· 同类最佳的带内 1/f 噪声:-274dBc/Hz (闭环,归一化)

· -157dBc/Hz 宽带输出相位噪声层

· 非常低的杂散输出:-103dBc

· 具自校正的温度稳定 VCO

· 可编程充电泵提供高达 11.2mA 的输出电流

· 提供 PLL Wizard 设计工具软件

· 内置的输出分频器提供高达 5.79GHz 的宽调谐频率范围

本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;

阅读延展
凌力尔特 合成器 分频器
  • 接收器IC混合式混频器、频率合成器和IF放大器

    接收器IC混合式混频器、频率合成器和IF放大器

    实际上,该IC在混频器IC内部集成了曾经附加于接收器内混频器的许多组件,比如,本振(LO)和中频(IF)放大器。

  • 日本Soulnote推出D2数码转换器    安插400VA环形变压器

    日本Soulnote推出D2数码转换器 安插400VA环形变压器

    日本Soulnote(心乐)公司推出的D-2 DAC(数码转换器),运用了多项高端技术。包括首度将原本运用于量测设备、雷达、5G网络基础设施、高速数据转换频率的德仪LMX2594宽带合成器,使用在音响DAC上。

  • 测试环路滤波器及射频电路设计

    测试环路滤波器及射频电路设计

    小数分频频率合成器在测试时必须外接一个环路滤波器电路与压控振荡器才能构成一个完整的锁相环电路。其外围电路中环路滤波器的设计好坏将直接影 响到芯片的性能测试。以ADF4153小数分频频率合成器为例,研究了其外围环路滤波器的设计方法,给出了基于芯片测试的环路滤波器设计流程,并进行了验 证测试。

  • 基于单片机的直接频率数字合成器的设计方案

    基于单片机的直接频率数字合成器的设计方案

    本文提出了一种基于单片机的直接频率数字合成器的设计方案。方案采用单片机控制FPGA产生DDS信号输出频率范围为20Hz~20KHz,幅度为0.3V~5V,两路正交信号能够实现0o~359o的相位差,并通过MAX+plusII软件进行仿真验证。仿真结果表明,本方案可达到预定要求,具有较强的实用性。

  • 无线数传信号的发射和解调

    无线数传信号的发射和解调

    数据到发射机是0和1不断变化的电平信号,如果是采用晶体振荡器制作的发射设备,则直接调进去就可以了。如果发射系统采用频率合成器,那就要小心了。

  • 赛普拉斯的PSoC 3被新一代KAOSS PAD合成器采用

    赛普拉斯的PSoC 3被新一代KAOSS PAD合成器采用

    赛普拉斯半导体公司日期宣布,KORG公司在其新一代KAOSS PAD手持式合成器产品中,选用了赛普拉斯的PSoC 3可编程片上系统。KORG Kaossilator 2和Mini Kaoss赋予用户自由艺术家的能力,兼具多层数字音乐能力,和由PSoC3控制的能够直观操作的触摸板和滑条功能。除了触控之外,PSoC架构的灵活性和多功能性使得单片PSoC 3解决方案还能为KAOSS产品的显示器执行加电排

  • 电力电子技术中磁性元器件新进展

    电力电子技术中磁性元器件新进展

    起电参数变换和稳定作用的相数变换变压器,频率变换变压器(铁磁式倍频器和分频器),稳压变压器、稳流变压器和参数变压器等。

  • ADI推出提供低抖动的时钟缓冲器和分频器

    ADI推出提供低抖动的时钟缓冲器和分频器

    北京2013年2月21日电 /美通社/ -- Analog Devices, Inc. (NASDAQ:ADI),全球领先的高性能信号处理解决方案供应商,最近发布了一款时钟缓冲器和分频器IC(集成电路)AD9508,该电路结合了高速、极低抖动(12 kHz至20 MHz频段为41 fs)及可选分频功能。

  • ADI公司推出新款高性能PLL频率合成器

    ADI公司推出新款高性能PLL频率合成器

    ADF4151的RF带宽达3.5 GHz,支持实现小数N分频或整数N分频PLL频率合成器。它由低噪声数字鉴频鉴相器(PFD)、精密电荷泵和可编程参考分频器组成,与已得到广泛应用的ADI ADF4350 4.4 GHz PLL引脚兼容且软件兼容。这两个PLL一起使用时,ADF4151支持使用外部压控振荡器(VCO),无需对电路板进行较大改动便可大幅改善相位噪声性能。

  • ADI推出新款PLL频率合成器ADF4151和ADF4196

    ADI推出新款PLL频率合成器ADF4151和ADF4196

    ADF4151的RF带宽达3.5 GHz,支持实现小数N分频或整数N分频PLL频率合成器。它由低噪声数字鉴频鉴相器(PFD)、精密电荷泵和可编程参考分频器组成,与已得到广泛应用的ADI ADF4350 4.4 GHz PLL引脚兼容且软件兼容。这两个PLL一起使用时,ADF4151支持使用外部压控振荡器(VCO),无需对电路板进行较大改动便可大幅改善相位噪声性能。

  • 用数字电路实现的数字电子钟的技术方案

    用数字电路实现的数字电子钟的技术方案

    本设计是纯数字电路的电子钟装置。由555定时器产生1kHz的信号,经分频器后获得1Hz的标准信号,这个信号直接决定了电子钟的走时是否准确。秒计数器、分计数器都是由74LS90和74LS161设计的60进制计敷器。小时计数器是由74LS90设计的24进制计数器。因为计数初始时间和标准时间不一致,所以电路中还设计有校时电路。本设计还可以附加扩展电路,比如报时电路、显示日期。

微信

第一时间获取电子制造行业新鲜资讯和深度商业分析,请在微信公众账号中搜索“哔哥哔特商务网”或者“big-bit”,或用手机扫描左方二维码,即可获得哔哥哔特每日精华内容推送和最优搜索体验,并参与活动!

发表评论

  • 最新评论
  • 广告
  • 广告
  • 广告
广告
粤B2-20030274号   Copyright Big-Bit © 2019-2029 All Right Reserved 大比特资讯 版权所有     未经本网站书面特别授权,请勿转载或建立影像,违者依法追究相关法律责任